반응형

* setup - User preference - paths - Library

 

padpath와 paspath를 설정 해 준다.

 

 

 

 

반응형

'Study > Cadence 16.5' 카테고리의 다른 글

전자캐드 기능사 실습 (MODULATION CIRCUIT)  (0) 2021.01.25
Diamention 치수선 그리기  (0) 2021.01.25
Bom List 출력 방법  (0) 2021.01.25
거버파일 목록  (0) 2021.01.25
전자CAD기능사 실기 실습(PWM CIRCUIT)  (0) 2021.01.25
반응형

1. 메뉴

2. 설정

 

 

EX12에 폴더 안에 생성된 EX12.bom 파일을 편집기로 open시 Bom리스트를 볼 수 있다.

반응형
반응형

 

 

 

1. TOP

2. BOTTOM

 

3. SOLDERMASK TOP

 - via class / soldermask top

 - pin / soldermask top

 - package geometry / soldermask top

 - board geometry / soldermask top

 

4. SOLDERMASK BOT

 - via class / soldermask bot

 - pin / soldermask bot

 - package geometry / soldermask bot

 - board geometry / soldermask bot

 

5. SILKMASK TOP

 - board geometry/silktop

 - package geometry/silktop

 - ref des/silkscreen top

 

6. SILKMASK BOT

 - board geometry/silkbot

 - package geometry/silkbot

 

7. PASTEMASK TOP

 - via class / pastemask top

 - pin / pastemask top

 - package geometry / pastemask top

 - board geometry / pastemask top

 

8. PASTEMASK BOT

 - via class / pastemask bot

 - pin / pastemask bot

 - package geometry / pastemask bot

 - board geometry / pastemask bot

 

9. DRILLDRAW

 - board geometry/outline 

 - board geometry/nclegend

 

 

 

※ Soldermask와 Pastemask의 차이

* Soldermask는 납땜을 하기 위해 코팅(초록색/흰색등 다양함)하지 않는 면을 구분하기 위해 출력

* pastemask는 SMD타입처럼 납이 묻어 연결할 부분을 나타낸다.

반응형
반응형

1. 회로도

2. PCB ArtWork

 

3. 파일

 - dsn : 회로도

 - brd : PCB design

 - gbr : 거버파일

EX12.DSN

EX12.brd

gbr.zip

 

4. 참고

 - 치수선그리는 법 : Manufacture  > dimension environment > 마우스 우클릭 > Linear dimension

 - Silkscreen 거버파일 안보일 경우 : undefined line width 확인 할 것 !

 - 보드 OutLine 모서리 round 형태의 경우 : add > line > line과 arc w/radius 로 외곽선 그려준 뒤 > shape > Create shape from line 으로 한개의 외곽선으로 합쳐 준다.

반응형

'Study > Cadence 16.5' 카테고리의 다른 글

Bom List 출력 방법  (0) 2021.01.25
거버파일 목록  (0) 2021.01.25
외부에서 받은 회로로 Netlis 생성이 안될 때  (0) 2021.01.25
PCB Edit parmeter  (0) 2021.01.25
PCB ArtWork 거버파일 확인 툴  (0) 2021.01.25
반응형

외부에서 받은 회로로 Netlis 생성이 안될 때,

넷리스트 생성창 > Setup > allegro.cfg 다시 지정

allegro.cfg 위치 : C:\Cadence\SPB_16.6\ools\capture

반응형

'Study > Cadence 16.5' 카테고리의 다른 글

거버파일 목록  (0) 2021.01.25
전자CAD기능사 실기 실습(PWM CIRCUIT)  (0) 2021.01.25
PCB Edit parmeter  (0) 2021.01.25
PCB ArtWork 거버파일 확인 툴  (0) 2021.01.25
Allegro FootPrint 그리기  (0) 2021.01.25
반응형

Allegro PCB Edit setting parmeger

 

 

 

my_lib_setting.prm

my_setting.prm

my_setting2.prm

 

반응형
반응형

 

PCB ArtWork 거버파일 확인 툴

 

실행 후 거버 파일 출력시 확인 가능

 

gerbv-win-static_20160713.zip

 

반응형
반응형

FootPrint 부품

 

1.트랜지스터(npn,pnp,JFET 등): TO92
2.다이오드(제너 포함):DO35
3.IC(8,14,16핀짜리): DIP(핀갯수)_3
EX)8핀 IC=DIP8_3
4.정전압 IC: TO220AB
5.저항,R: RES400
6.가변저항: RESADJ
7.콘텐서(극성없음/있음):CAPCK05/CAP196
8.LED: CAP196(극성있는 콘데서와 같다.)
9.CON2/스위치(2핀짜리): JUMPER2
10.CON(3,4,5 등): JUMPER(3,4,5)

 

참고하면 좋다.

 

 

https://blog.naver.com/daum4066546/220192130614

 

======================================================================

 

http://blog.naver.com/kingreddrake/80151795457

 

======================================================================

 

Transistor의 Footprint 생성.pdf

 

 

 

반응형
반응형

*******capture *******

Net Alias, Port 등 네이밍
Wire = Scala : mynetname
 Bus : mybusname[0..9]


연결용 객체
* 끊어진 Net들을 연결시켜주는 역할

Net Alias
  - 단일 도면 한정
Offpage Connector
  - 단일구조 ~ 평면구조
 - 일괄수정은 어렵습니다.
 (Hierarchical) Port
  - 단일구조 ~ 계층구조
 - 입출력 속성의 존재로 의도치 않은 DRC오류 발생 가능
 

 

******** PCB Edit ********

 

레이어 색상 설정
 클래스 - 서브클래스

* Stackup
  - Conductor: 동박
 - NonConductor:
  ** Solder mask
  ** Paste mask
 * Area
  - Route, Package Keep In: 작업 가능 영역
* 지오메트리(계층)
  - Board, Package
  ** Soler, Paste mask
  ** Silk Screen
  ** Pin number
  ** Outline
 * 컴포넌트
 - refdes: Reference Designator / 파트넘버
 ** Silk screen
 * Manufacture
  - NCLegendNN-NN: 관통홀 1개 + [빌드업 수만큼]
 * Drawing Format: 도면 테두리 등
 - Drawing_origin: 원점 표시

반응형

'Study > Cadence 16.5' 카테고리의 다른 글

외부에서 받은 회로로 Netlis 생성이 안될 때  (0) 2021.01.25
PCB Edit parmeter  (0) 2021.01.25
PCB ArtWork 거버파일 확인 툴  (0) 2021.01.25
Allegro FootPrint 그리기  (0) 2021.01.25
실습 회로도 작성(부품배치)  (0) 2021.01.25
반응형

1. 부품 배치

 - place , part 에서 필요한 부품을 찾아 도면에 그린다. (어렵지 않다 place part 실행 후 부품이 없을 경우 가 있는데 라이브러리 등록이 안되어 있어서 그런 것이니 라이브러리를 찾아 넣어주면 부품 목록을 볼 수 있다.)

 - place , power & place, ground 에서는 전원 및 접지 부품을 그릴 수 있는 목록이 나온다.

 

 

2개의 도면이 있는데 상단의 도면은 12header, 74ls162, cap 2개, 74ls00 부품을 배치한 도면이고

 

하단의 도면은 80c31 MCU, cap 5개, sw push, diode, resistor, crystal, 74ls00, vcc, gnd 부품을 배치한 도면이다.

 

roate 를 눌러 회전할 수 있고, mirror horizontally, mirror vertically, mirror both 로 수평,수직, 둘다 대칭할 수 있다.

 

반응형

+ Recent posts